一区二区三区网站,单孩91九色在线,1本道国产视频,成人xxxx视频

<thead id="h38bl"><optgroup id="h38bl"></optgroup></thead>

    <label id="h38bl"><meter id="h38bl"></meter></label>

    您的位置: 首頁 > 技術文章 > PCI接口定義適用于所有工控機--晶創越世

    PCI接口定義適用于所有工控機--晶創越世

    更新時間:2020-05-20瀏覽:1192次

      PCI信號定義說明(中文版)
     
      1. AD[31:0]  (PCI ADDRESS / DATA BUS)
     
      地址與數據總線訊號,在FRAME#啟動后地址才有效,在
     
      PCLK*個CLOCK 動作初始化時,FRAME#動作后,輸出
     
      為地址與數據,寫入周期,輸入為數據,讀取周期 TRDY# 與
     
      IRDY#會動作,高阻抗時,為數據轉換周期或RESET#動作
     
      2. C/BE[3:0]# (PCI COMMAND /BYTE ENABLES)
     
      FRAME#啟動后,CLOCK*個CLOCK,周期為PCI命令,
     
      再下一個周期為允許命令,命令在FRAME#后有效,數據在
     
      TRDY#與IRDY#后有效
     
      3. DEVSEL# (PCI DEVSEL SELECT)
     
      確定外部外圍連結之響應訊號,高阻抗時,為停止周期或RE
     
      SET#動作時
     
      4. FRAME# (PCI CYCLE FRAME)
     
      PCI 總線起始訊號
     
      5. GNT[4:0]# (PCI BUS GRANT)
     
      PCI 總線控制認可訊號
     
      6. IRDY# (INITIATOR READY)
     
      數據讀取寫入訊號
     
      7. LOCK# (PCI BUS LOCK)
     
      總線鎖住訊號
     
      8. PAR (PCI BUS PARITY)
     
      地址與位傳送之同位檢錯訊號
     
      9. PCLK (PCI CLOCK)
     
      PCI 時脈訊號
     
      10.PGNT# (PCI GRANT TO PERIPHERAL BUS CONTROLLER)
     
      PCI 總線對外部外圍裝置之需求同意認可訊號
     
      11. PERQ# (PCI REQUEST FROM PERIPHERAL BUS CONTROLLER)
     
      外圍處理器對PCI總線要求訊號
     
      12. REQ[4:0]# (PCI BUS REQUEST)
     
      PCI 總線需求訊號
     
      13. RESET# (RESET)
     
      系統重置訊號
     
      14. SERR# (SYSTEM ERROR)
     
      系統錯誤偵測訊號 可產生NMI 不可屏蔽中斷
     
      15. STOP# (PCI BUS STOP)
     
      PCI 總線放棄或重試數據傳送之訊號
     
      16. TRDY# (TARGET READY)
     
      PCI 總線數據讀取傳送訊號
     
      17.WSC# (WRITE SNOOP COMPLETE)
     
      I /O APIC 芯片有上時之中斷訊息傳送訊號

     

    Contact Us
    • QQ:790023294
    • 郵箱:790023294@qq.com
    • 電話:13301374266
    • 地址:北京市昌平區陽坊鎮極東未來產業產業雙創社區3層391

    掃一掃  微信咨詢

    ©2025 晶創越世科技(北京)有限公司 版權所有    備案號:京ICP備11014289號-1    技術支持:智能制造網    Sitemap.xml    總訪問量:1051252    管理登陸